# LAB 3:THIẾT KẾ HỆ TỔ HỢP THIẾT KẾ HỆ TUẦN TỰ

| HỌ VÀ TÊN              | MSSV    |
|------------------------|---------|
| NGUYỄN TẦN TÀI         | 2151252 |
| NGUYỄN THẾ HOÀNG       | 2211102 |
| NGUYỄN VƯƠNG THANH DUY | 2248013 |

**DT05** 

# A. HƯỚNG DẪN THÍ NGHIỆM:

### I. MŲC TIÊU

- > Sử dụng vi mạch cộng để thực hiện phép toán cộng/trừ 2 số nhị phân.
- > Thiết kế hệ tuần tự tổng quát.

# II. CHUẨN BỊ

Sinh viên thực hiện PreLab3 tại nhà và nộp kết quả PreLab3 trước khi vào lớp.

Nếu không thực hiện bài PreLab, sinh viên sẽ không được tham gia thí nghiệm và được xem như vắng buổi học hôm đó.

# III. <u>HƯỚNG DẪN THÍ NGHIỆM:</u>

### THÍ NGHIỆM 1

Mục tiêu: Sử dụng cổng logic để thiết kế mạch tổ hợp.

Yêu cầu: Thiết kế mạch cộng toàn phần Full Adder.

#### Thiết bị:

- IC 74LS08, 74LS32, 74LS86.
- LEDs, điện trở, DIP switch, bộ dây nối.
- Breadboard, nguồn 5V DC.

#### Sơ đồ thiết kế:

Sơ đồ mach:



DẠ TỤI EM NHẬN XÉT Ở DƯỚI

Sơ đồ kết nối IC:



# Kết quả thí nghiệm:

> Thay đổi các tín hiệu ngõ vào và ghi nhận giá trị ngõ ra vào bảng 3.3:

| I | NPUT | S  | OUT | PUTS |  |  |
|---|------|----|-----|------|--|--|
| A | В    | Ci | S   | Co   |  |  |
| 0 | 0    | 0  | 0   | 0    |  |  |
| 0 | 0    | 1  | 1   | 0    |  |  |
| 0 | 1    | 0  | 1   | 0    |  |  |
| 0 | 1    | 1  | 0   | 1    |  |  |
| 1 | 0    | 0  | 1   | 0    |  |  |
| 1 | 0    | 1  | 0   | 1    |  |  |
| 1 | 1    | 0  | 0   | 1    |  |  |
| 1 | 1    | 1  | 1   | 1    |  |  |

**Bång** Error! No text of specified style in document..1



THEO BÀI TỤI EM NHẬN XÉT ĐƯỢC RẰNG BÀI TỤI EM LÀM TRÊN PROTUES GIỐNG THEO YÊU CẦU THÍ NGHIỆM 1

# THÍ NGHIỆM 2

**Mục tiêu:** Sử dụng IC cộng 74LS283 để thiết kế mạch cộng/trừ hai số nhị phân.

Yêu cầu: Thiết kế mạch có các ngõ vào S (1bit), A (4bit) và B (4bit) thực hiện chức năng:

- Khi S = 0, mạch thực hiện A + B
- Khi S = 1, mạch thực hiện A B

### Thiết bị:

- IC 74LS283, 74LS86.
- LEDs, điện trở, DIP switch, bộ dây nối.
- Breadboard, nguồn 5V DC.

### Sơ đồ thiết kế:

Sơ đồ mạch:



Sơ đồ kết nối IC:



DẠ TỤI EM NHẬN XÉT Ở DƯỚI

# Kết quả thí nghiệm:

> Thay đổi các tín hiệu ngõ vào và ghi nhận giá trị ngõ ra vào bảng 3.4:

| S (bare | A  | Số A |   |   |   |   |   |   | B Ngỗ ra |           |     |   |   | (bas |   |    |
|---------|----|------|---|---|---|---|---|---|----------|-----------|-----|---|---|------|---|----|
|         | e  | A    | A | A | A | В | В | В | В        | (0as<br>e | Cou | S | S | S    | S | e  |
| 0       | 10 | 1    | 0 | 1 | 0 | 1 | 0 | 1 | 1        | 11        | 1   | 0 | 1 | 0    | 1 | 21 |
| 0       | 14 | 1    | 1 | 1 | 0 | 1 | 0 | 1 | 0        | 10        | 1   | 1 | 0 | 0    | 0 | 24 |
| 0       | 12 | 1    | 1 | 0 | 0 | 0 | 1 | 0 | 0        | 4         | 1   | 0 | 0 | 0    | 0 | 16 |
| 0       | 5  | 0    | 1 | 0 | 1 | 0 | 0 | 1 | 1        | 3         | 0   | 1 | 0 | 0    | 0 | 8  |
| 0       | 4  | 0    | 1 | 0 | 0 | 0 | 1 | 0 | 1        | 5         | 0   | 1 | 0 | 0    | 1 | 9  |
| 0       | 13 | 1    | 1 | 0 | 1 | 1 | 1 | 0 | 1        | 13        | 1   | 1 | 0 | 1    | 0 | 26 |
| 0       | 6  | 0    | 1 | 1 | 0 | 1 | 0 | 0 | 1        | 9         | 0   | 1 | 1 | 1    | 1 | 15 |
| 0       | 2  | 0    | 0 | 1 | 0 | 1 | 0 | 0 | 0        | 8         | 0   | 1 | 0 | 1    | 0 | 10 |
| 0       | 1  | 0    | 0 | 0 | 1 | 0 | 0 | 1 | 0        | 2         | 0   | 0 | 0 | 1    | 1 | 3  |
| 0       | 7  | 0    | 1 | 1 | 1 | 0 | 0 | 0 | 1        | 1         | 0   | 1 | 0 | 0    | 0 | 8  |
| 0       | 15 | 1    | 1 | 1 | 1 | 0 | 1 | 1 | 0        | 6         | 1   | 0 | 1 | 0    | 1 | 21 |
| 0       | 9  | 1    | 0 | 0 | 1 | 1 | 1 | 1 | 1        | 15        | 1   | 1 | 0 | 0    | 0 | 24 |
| 1       | 10 | 1    | 0 | 1 | 0 | 1 | 0 | 1 | 1        | 11        | 0   | 1 | 1 | 1    | 1 | -1 |
| 1       | 14 | 1    | 1 | 1 | 0 | 1 | 0 | 1 | 0        | 10        | . 1 | 0 | 1 | 0    | 0 | 4  |
| 1       | 12 | 1    | 1 | 0 | 0 | 0 | 1 | 0 | 0        | 4         | . 1 | 1 | 0 | 0    | 0 | 8  |
| 1       | 5  | 0    | 1 | 0 | 1 | 0 | 0 | 1 | 1        | 3         | 1   | 0 | 0 | 1    | 0 | 2  |
| 1       | 4  | 0    | 1 | 0 | 0 | 0 | 1 | 0 | 1        | 5         | 0   | 1 | 1 | 1    | 1 | -1 |
| 1       | 13 | 1    | 1 | 0 | 1 | 1 | 1 | 0 | 1        | 13        | 1   | 0 | 0 | 0    | 0 | 0  |
| 1       | 6  | 0    | 1 | 1 | 0 | 1 | 0 | 0 | 1        | 9         | 0   | 1 | 1 | 0    | 1 | -3 |
| 1       | 2  | 0    | 0 | 1 | 0 | 1 | 0 | 0 | 0        | 8         | 0   | 1 | 0 | 1    | 0 | -6 |
| 1       | 1  | 0    | 0 | 0 | 1 | 0 | 0 | 1 | 0        | 2         | 0   | 1 | 1 | 1    | 1 | -1 |
| 1       | 7  | 0    | 1 | 1 | 1 | 0 | 0 | 0 | 1        | 1         | 1   | 0 | 1 | 1    | 0 | 6  |
| 1       | 15 | 1    | 1 | 1 | 1 | 0 | 1 | 1 | 0        | 6         | 1   | 1 | 0 | 0    | 1 | 9  |
| 1       | 9  | 1    | 0 | 0 | 1 | 1 | 1 | 1 | 1        | 15        | 0   | 1 | 0 | 1    | 0 | -6 |

Bång Error! No text of specified style in document..2



THEO BÀI TỤI EM NHẬN XÉT ĐƯỢC RẰNG BÀI TỤI EM LÀM TRÊN PROTUES GIỐNG THEO YÊU CẦU THÍ NGHIỆM 2

# THÍ NGHIỆM 3

Mục tiêu: Kiểm chứng hoạt động của D Flipflop – IC 74LS74

**Yêu cầu:** Khảo sát hoạt động của D Flipflop – IC 74LS74: thay đổi giá trị các ngõ vào D, Preset, Clear, Clock và ghi nhận giá trị ngõ ra của Flipflop.

### <u>Thiết bị:</u>

- IC 74LS74.
- LEDs, điện trở, DIP switch, bộ dây nối.
- Breadboard, nguồn 5V DC.

### Sơ đồ thiết kế:

Sơ đồ mạch:

# 74LS74



THEO BÀI TỤI EM NHẬN XÉT ĐƯỢC RẰNG BÀI TỤI EM LÀM TRÊN PROTUES GIỐNG THEO YÊU CẦU THÍ NGHIÊM 3

Sơ đồ kết nối IC:



### Kết quả thí nghiệm:

Lần lượt thay đổi các giá trị Preset, Clear, D và Clock, ghi nhận giá trị ngõ ra của DFF và điền vào bảng 3.5:

### Lưu ý:

- Ngõ ra chỉ thay đổi khi có cạnh lên của xung clock. Cạnh lên được tạo ra khi công tắc chuyển từ mức 0 sang mức 1.
- Ngõ vào D phải được thiết lập trước khi xuất hiện cạnh lên của xung clock.

| ASYNCHRONOUS |       | SYNCH | RONOUS | OUT | PUTS | COMMENT |
|--------------|-------|-------|--------|-----|------|---------|
| PRESET       | CLEAR | D     | CLK    | Q   | Q'   | COMMENT |
| 0            | 0     | X     | X      | 1   | 1    |         |
| 1            | 0     | X     | X      | 0   | 1    |         |
| 0            | 1     | X     | X      | 1   | 0    |         |
| 1            | 1     | 0     | 0      | Q   | Q'   |         |
| 1            | 1     | 1     | 0      | Q   | Q'   |         |
| 1            | 1     | 0     | 1      | Q   | Q'   |         |
| 1            | 1     | 1     | 1      | Q   | Q'   |         |
| 1            | 1     | 0     | Į į    | Q   | Q'   |         |
| 1            | 1     | 1     | 1      | Q   | Q'   |         |
| 1            | 1     | 0     | 1      | 0   | 1    |         |
| 1            | 1     | 1     | 1      | 1   | 0    |         |

**Bång** Error! No text of specified style in document..3



# THÍ NGHIỆM 4

**Mục tiêu:** Sử dụng D Flipflop – IC 74LS74 để thiết kế mạch đếm nối tiếp.

<u>Yêu cầu:</u> Thiết kế mạch đếm lên từ 0 → 7 sử dụng D-FF, kết quả thể hiện lên LED đơn.

### Thiết bị:

- IC 74LS74.
- LEDs, điện trở, DIP switch, bộ dây nối.
- Breadboard, nguồn 5V DC, máy phát sóng.

# Sơ đồ thiết kế:

### Sơ đồ mạch:



THEO BÀI TỤI EM NHẬN XÉT ĐƯỢC RẰNG BÀI TỤI EM LÀM TRÊN PROTUES GIỐNG THEO YÊU CẦU THÍ NGHIỆM 4

### Sơ đồ kết nối IC:



# Kết quả thí nghiệm:

- > Cấp tín hiệu Preset = 1, Clear = 0, ghi nhận kết quả ngõ ra:
- > Cấp tín hiệu Preset = 0, Clear = 1, ghi nhận kết quả ngõ ra:

Cấp tín hiệu Preset = Clear = 1. Sử dụng máy phát sóng, tạo tín hiệu xung vuông tuần hoàn có tần số f =1 KHz, biên độ điện áp Vpp = 5V, V<sub>offset</sub> = 2.5V; dùng xung này làm xung clock cho mạch đếm. Quan sát ngõ ra của mạch đếm và nhận xét.

# > DẠ TỤI EM NHẬN XÉT Ở TRÊN

# THÍ NGHIỆM 5

Mục tiêu: Thiết kế hệ tuần tự tổng quát.

Yêu cầu: Thiết kế hệ tuần tự có giản đồ trạng thái như hình 3.5:

### <u>Thiết bị:</u>

- IC 74LS74, 74LS08, 74LS32.
- LEDs, điện trở, DIP switch, bộ dây nối.
- Breadboard, nguồn 5V DC, máy phát sóng.

### Sơ đồ thiết kế:

Sơ đồ mạch:



**Hinh** Error! No text of specified style in document..1





THEO BÀI TỤI EM NHẬN XÉT ĐƯỢC RẰNG BÀI TỤI EM LÀM TRÊN PROTUES GIỐNG THEO YÊU CẦU THÍ NGHIỆM 5

Sơ đồ kết nối IC:



# Kết quả thí nghiệm:

- Reset máy trạng thái để hệ bắt đầu hoạt động từ trạng thái A. Sử dụng máy phát sóng, tạo tín hiệu xung vuông tuần hoàn có tần số f =1 KHz, biên độ điện áp Vpp = 5V, V<sub>offset</sub> = 2.5V; dùng xung này làm xung clock cho mạch.
- > Thay đổi giá trị ngõ vào và ghi nhận vào bảng sau.

|       |   |   |   | _ | _ |   |   |
|-------|---|---|---|---|---|---|---|
| Input | 0 | 1 | 1 | 0 | 0 | 0 | 1 |

| State | A | A | В | D | A | A | A | В |
|-------|---|---|---|---|---|---|---|---|
|       |   |   |   | _ |   |   |   | _ |

So sánh kết quả ghi nhận được với giản đồ xung ở trên.